MARC details
000 -CABECERA |
campo de control de longitud fija |
02347nam a2200265 a 4500 |
003 - IDENTIFICADOR DEL NÚMERO DE CONTROL |
campo de control |
AR-LpUFIB |
005 - FECHA Y HORA DE LA ÚLTIMA TRANSACCIÓN |
campo de control |
20250311170433.0 |
008 - DATOS DE LONGITUD FIJA--INFORMACIÓN GENERAL |
campo de control de longitud fija |
230201s2012 xxua r 000 0 eng d |
020 ## - NÚMERO INTERNACIONAL ESTÁNDAR DEL LIBRO |
Número Internacional Estándar del Libro |
9780073380698 |
024 8# - Otro identificador estandar |
Número estándar o código |
DIF-M7114 |
-- |
7302 |
-- |
DIF006488 |
040 ## - FUENTE DE LA CATALOGACIÓN |
Centro catalogador/agencia de origen |
AR-LpUFIB |
Lengua de catalogación |
spa |
Centro/agencia transcriptor |
AR-LpUFIB |
100 1# - ENTRADA PRINCIPAL--NOMBRE DE PERSONA |
Nombre de persona |
Sandige, Richard S. |
245 10 - MENCIÓN DE TÍTULO |
Título |
Fundamentals of digital and computer design with VHDL |
250 ## - MENCIÓN DE EDICIÓN |
Mención de edición |
1a ed. |
260 ## - PUBLICACIÓN, DISTRIBUCIÓN, ETC. |
Lugar de publicación, distribución, etc. |
Nueva York : |
Nombre del editor, distribuidor, etc. |
McGraw-Hill, |
Fecha de publicación, distribución, etc. |
c2012 |
300 ## - DESCRIPCIÓN FÍSICA |
Extensión |
xx, 716 p. : |
Otras características físicas |
il. col. |
500 ## - NOTA GENERAL |
Nota general |
Incluye índice y apéndice con experimentos. |
505 0# - NOTA DE CONTENIDO CON FORMATO |
Nota de contenido con formato |
-- 1. Boolean Algebra, Boolean Functions, VHDL, and Gates -- 2. Number Conversions, Codes, and Function Minimization -- 3. Introduction to Logic Circuit Analysis and Design -- 4. Combinational Logic Circuit Design with VHDL -- 5. Bistable Memory Device Design with VHDL -- 6. Simple Finite State Machine Design with VHDL -- 7. Computer Circuits -- 8. Circuit Implementation Techniques -- 9. Complex Finite State Machine Design with VHDL -- 10. Basic Computer Architectures -- 11. Assembly Language Programming for VBC1 -- 12. Designing Input/Output Circuits -- 13. Designing Instruction Memory, Loading Program Counter, and Debounced Circuit -- 14. Designing Multiplexed Display Systems -- 15. Designing Instruction Decoders -- 16. Designing Arithmetic Logic Units -- 17. Completing the Design for VBC1 -- 18. Assembly Language Programming for VBC1-E -- 19. Designing Input/Output Circuits for VBC1-E -- 20. Designing the Data Memory Circuit for VBC1-E -- 21. Designing the Arithmetic, Logic, Shift, Rotate, and Unconditional Jump Circuits for VBC1-E -- 22. Designing a Circuit to Prevent Program Execution During Manual Loading for VBC1-E -- 23. Designing Extended Instruction Memory for VBC1-E -- 24. Designing the Software Interrupt Circuits for VBC1-E -- 25. Completing the Design for VBC1-E -- Appendix A. Laboratory Experiments -- Appendix B. Obtaining Simulations via the VHDL Test Bench Program -- Appendix C. FPGA Pin Connections—Handy Reference -- Appendix D. EASY1 Tutorial -- Appendix E. Three Methods for Loading Instructions into Memory -- Index |
650 #4 - PUNTO DE ACCESO ADICIONAL DE MATERIA--TÉRMINO DE MATERIA |
Término de materia o nombre geográfico como elemento de entrada |
VHDL |
650 #4 - PUNTO DE ACCESO ADICIONAL DE MATERIA--TÉRMINO DE MATERIA |
Término de materia o nombre geográfico como elemento de entrada |
LENGUAJES DE DESCRIPCIÓN DE HARDWARE |
650 #4 - PUNTO DE ACCESO ADICIONAL DE MATERIA--TÉRMINO DE MATERIA |
Término de materia o nombre geográfico como elemento de entrada |
CIRCUITOS INTEGRADOS |
653 ## - TÉRMINO DE INDIZACIÓN--NO CONTROLADO |
Término no controlado |
Arquitectura de computadoras |
700 1# - PUNTO DE ACCESO ADICIONAL--NOMBRE DE PERSONA |
Nombre de persona |
Sandige, Michael L. |
942 ## - ELEMENTOS DE PUNTO DE ACCESO ADICIONAL (KOHA) |
Tipo de ítem Koha |
Libro |